隨著FPGA的不斷發展,FPGA本身自帶的PCIE硬核的數量越來越多,本文以ZU11EG為例介紹,如何進行對應的硬件引腳分配。
設計目標:ZU11EG FFVC1760封裝,掛載4組NVME,接口為PCIE X4 ,
先我們先對ZU11EG的資源進行分析,在UG1075中我們可以清楚的看到其包含4個PCIE塊,分別位于X0Y2,X0Y3,XIY1,XIY0.
在文檔PG213上我們可以看到如下:

總結上文:在硬件設計引腳分配的時候我們需要知道:
1、一個GT Quad由四個GT車道組成。為PCIe IP選擇GT Quads時,Xilinx建議您在最靠近PCIe硬塊的地方使用GT Quad。雖然這不是必要時,它將改善設計的位置,路線和時間。
2、需要注意PCIE lane 0的位置
3.根據些表格,這些表格根據以下內容確定哪些GT庫可供選擇:IP自定義期間選擇的PCIe塊位置。
那如何驗證自己的分配結果呢?最終在實際使用的時候我們會應用到相關的IP核,最簡單也是最靠譜的方法,是采用vivado新建工程,生成PCIE的IP核進行驗證,如下圖所示,可以清楚的知道對應的那些可用。
在FPGA硬件設計中,引腳分配是最重要的一步,也是最關鍵的一步。
編輯:jq
原文標題:基于XILINX FPGA的硬件設計總結之PCIE硬件設計避坑
文章出處:【微信號:zhuyandz,微信公眾號:智聯開發Arduino】歡迎添加關注!文章轉載請注明出處。
相關推薦
倆快板子,芯片是安路的EG4S flash 是兆易的GD25Q16C ,一塊可以燒寫進去一塊不可以 JTAG都可以識別芯片 ...
發表于 07-29 09:53 ?
0次
閱讀
0.前言目前主流的FPGA仍是基于查找表技術的,已經遠遠超出了先前版本的基本性能,并且整合了常用功能(如RAM、時鐘管理和...
發表于 07-29 09:41 ?
0次
閱讀
本文其實就是整合了一下去年秋招時總結的筆試題或者各大平臺的練習題,只不過去年由于邊筆試面試邊總結,比較粗糙,這里再次整理...
發表于 07-29 09:39 ?
0次
閱讀
HCIA-Intelligent Computing計算產業發展簡史及趨勢學完本課程后,您將能夠:描述計算產業發展簡史及趨勢了解處理器芯片基...
發表于 07-29 09:28 ?
0次
閱讀
本次介紹ADI公司的數字頻率合成(DDS)芯片——AD9850以及如何使用FPGA控制其輸出正弦波。本文分三個部分講解:一是...
發表于 07-29 08:43 ?
0次
閱讀
最近在學習驅動開發過程中涉及到PCI相關知識,在網上看了很多文章,良莠不齊,我總結一下比較好的文章分享給大家,那就從源頭...
發表于 07-29 07:25 ?
0次
閱讀
過去,FPGA設計者主要關心時序和面積使用率問題。但隨著FPGA不斷取代ASSP和ASIC器件,設計....
芯片對功耗的苛刻要求源于產品對功耗的要求。集成電路的迅速發展以及人們對消費類電子產品的需求日新月異,....
英飛凌的256 Mb和512 Mb RadTol NOR Flash非易失性存儲器可帶來出色的低引腳....
發表于 07-28 10:20 ?
169次
閱讀
硬件DSP:是ASIC,如同CPU/GPU一樣,適合量產,降低成本,缺點是(硬件)設計一旦確定,便不易于修改。FPGA :通...
發表于 07-28 09:06 ?
0次
閱讀
目錄文章目錄目錄FPGAFPGA 的應用場景FPGA 的技術難點FPGA 的工作原理FPGA 的體系結構FPGA 的開發FPG...
發表于 07-28 08:43 ?
0次
閱讀
SPI通訊過程中,上位機控制ARM向CPLD發送16位數據,高位為寫控制位(寫:1,讀:0),最低位為CPLD的I/O開關的控...
發表于 07-27 17:19 ?
160次
閱讀
各位老師我的FPGA芯片外接了ADC ADC的TOPref 和BOMref輸出都是對的 做運放電壓抬升 但是程序一燒寫后 A...
發表于 07-27 16:47 ?
176次
閱讀
基于FPGA直流電機PWM的控制實現(用 431 開關電源)-該文檔為基于FPGA直流電機PWM的控....
發表于 07-26 13:44 ?
28次
閱讀
FPGA設計中DAC控制的Verilog實現修訂稿(空調電源芯片)-該文檔為FPGA設計中DAC控制....
發表于 07-26 13:13 ?
5次
閱讀
FPGA設計中DAC控制的Verilog實現(單片機電源維修)-該文檔為FPGA設計中DAC控制的V....
發表于 07-26 12:18 ?
9次
閱讀
FPGA設計中DAC控制的Verilog實現圖文稿(ltspice 放置電源)-該文檔為FPGA設計....
發表于 07-26 12:17 ?
7次
閱讀
亞穩態的概念 亞穩態是指觸發器無法在某個規定時間段內達到一個可確認的狀態。當一個觸發器進入亞穩態引時....
ARM與FPGA的接口實現的解析(應廣單片機)-該文檔為ARM與FPGA的接口實現的解析詳述資料,講....
發表于 07-22 09:47 ?
28次
閱讀
今天給大俠帶來基于FPGA的數字視頻信號處理器設計,由于篇幅較長,分三篇。今天帶來第三篇,下篇,程序....
基于直流和開關特性的Virtex-5 FPGA產品介紹
發表于 07-12 14:11 ?
28次
閱讀
Lattice基于三星28nm FD-SOI平臺推出了一系列FPGA產品,包括在嵌入式視頻方面應用比....
芯鏈 發表于 07-07 11:22
?
2594次
閱讀
7月5日,上海證券交易所網站公布科創板上市委2021年第45次審議會議結果,上海安路信息科技股份有限....
目前對于不同環境和應用場景需求,高清圖像處理和視頻接口也非常之多,這其中必然涉及到一些接口的轉換和信....
發表于 07-05 17:38 ?
2370次
閱讀
目前ADI 的 Power by Linear 產品組合包括低噪聲 LDO 穩壓器、低 EMI 且高....
汽車玩家 發表于 07-05 15:52
?
392次
閱讀
所謂FPGA動態可重構技術,就是要對基于SRAM編程技術的FPGA實現全部或部分邏輯資源的動態功能變....
Partial Reconfiguration(部分重配置)在現在的FPGA應用中越來越常見,我們這....
FPGA暑期活動將通過專題討論會、培訓課程、網絡研討會、產品測試來幫助社區成員獲取有關基礎組件的專業....
發表于 07-05 15:21 ?
2371次
閱讀
FPGA (Field Programmable Gate Arrays) 是現今最復雜的集成電路之....
汽車玩家 發表于 07-05 14:56
?
315次
閱讀
在無線通信系統中,普遍使用擴頻通信技術,因此擴頻技術對通信系統具有重要的現實意義。直接序列擴頻技術是....
? (文/程文智)PCI Express,簡稱PCI-E,或者PCIe,是計算機總線的一個重要分支,....
荷葉塘 發表于 07-05 09:33
?
2094次
閱讀
現場可編程門陣列(FPGA)、片上系統(SoC)和微處理器等數據處理IC不斷擴大在電信、網絡、工業、....
嘉楠科技 發表于 07-04 12:52
?
516次
閱讀
術語“重構”是指FPGA已經配置后的重新編程。FPGA的重構有兩種類型:完全的和部分的。完全重構將整....
賽靈思近日宣布推出 Vivado ML 版,這是業內首個基于機器學習(ML )優化算法以及先進的面向....
FPGA干貨 發表于 07-02 16:40
?
351次
閱讀
所有現代FPGA的配置分為兩類:基于SRAM的和基于非易失性的。其中,前者使用外部存儲器來配置FPG....
一、簡介部分 Zynq是由兩個主要部分組成的:一個是由雙核 ARM CortexA9 構成的處理系統....
一個不容忽視的現實是:很多時候,我們穿衣服時第一道扣子扣錯了,卻總在扣最后一道扣子的時候才發現。衣服....
仿真是我們在驗證邏輯功能的常用手段。通過仿真,我們可以提早發現一些隱含的邏輯Bug。仿真一般分為功能....
但是實際應用中并不會直接采用上述的A和B,這是由于圖像中可能存在噪聲的原因。想象如果圖像中存在幾個純....
利用DDS IP實現線性調頻信號 1 DDS技術簡介隨著電子技術的不斷發展,傳統的頻率合成技術逐漸不....
利用DDS IP實現線性調頻信號1 DDS技術簡介隨著電子技術的不斷發展,傳統的頻率合成技術逐漸不能....
基于MAX10的多通道小型記錄儀設計方案
發表于 07-01 14:50 ?
39次
閱讀
基于FPGA的小波濾波抑制復位噪聲方法
發表于 07-01 14:42 ?
37次
閱讀
|開發板系列|簡介 從前,嵌入式系統的開發從硬件開始?,F在,可以再加入FPGA!面對應用需求越來越復....
大聯大 發表于 07-01 09:59
?
300次
閱讀
基于FPGA芯片的軟硬件平臺的使用
發表于 07-01 09:35 ?
45次
閱讀
很多圖像算法不涉及對顏色的識別,僅需要識別灰度目標的變化即可,因此很多時候需要將彩色圖像轉換為灰度圖....
隨著5G、AI、航天等領域迅猛發展,高速信號處理需求日益突出,硬件加速勢在必行。異構多核架構近年來得....
主頻只是影響計算速度的一個因素,并不是全部。在執行一些計算密集型的任務場景中,FPGA的計算速度是更....
PLC技術圈 發表于 06-30 10:57
?
293次
閱讀
BittWare 在之前發布的 IA-840F 企業級 FPGA 加速器中添加了兩款基于英特爾 Ag....
易絡盟電子 發表于 06-30 10:48
?
702次
閱讀
導讀 隨著科學技術的高速發展,FPGA在系統結構上為數字圖像處理帶來了新的契機。圖像中的信息并行存在....
萊迪思Nexus產品系列中邏輯密度最高的器件,擁有行業領先的功耗效率、性能和小尺寸特性。
發表于 06-29 15:07 ?
3325次
閱讀
浮點程序已經給出了,那么定點程序會是什么樣子呢?為什么要進行定點仿真呢?這是產品的要求!很多產品中用....
基于FPGA的便攜式VI曲線航空設備電路測試裝置設計
發表于 06-29 11:39 ?
3125次
閱讀
基于SOPC的電子技術綜合實驗教學平臺
發表于 06-29 10:31 ?
43次
閱讀
3D視覺技術正在成為主流--這是件好事。技術的進步和成本的降低使得3D視覺成為一種可以用于半導體和電....
有一定經驗的工程師都會發現:旁路電容的容值大多數為0.1uF(100nF),這也是數字電路中最常見的....
硬件攻城獅 發表于 06-29 09:15
?
290次
閱讀
基于FPGA的偽隨機數發生器設計方案
發表于 06-28 14:36 ?
3399次
閱讀
作為低功耗通用FPGA,Certus-NX擁有行業領先的小尺寸封裝的I/O數量和高速接口——封裝尺寸....
發表于 06-28 14:32 ?
3401次
閱讀
在知乎上看到一個比較有意思的話題,卷積為什么叫”卷“積?哈哈哈哈哈 其中有個動圖用卷毛巾生動形象的比....
供應商、企業以及服務提供商認為100G系統最終會在市場上得到真正實施。推動其實施的主要力量是用戶持續....
電子設計 發表于 06-26 16:52
?
485次
閱讀
信息轉發驅動器的系統中使用進行了優化。此器件在背板和有源線纜應用應用中對通道損失進行線性補償.SN65LVCP114線性再驅動器的架構設計與使用判決反饋均衡器(DFE)技術來實現數字均衡的ASIC或者現場可編程門陣列(FPGA)產品一起高效工作.SN65LVCP114復用器,線性再驅動器保持所接收到數據的完整性(結構)以優化DFE和系統性能.SN65LVCP114在提供一個低功率復用器 - 解復用器,線性再驅動器解決方案的同時擴展了DFE的有效性。 可通過GPIO或我 2 C接口來配置SN65LVCP114。供應一個步距為0.8mm,12mm x 12mm x 1mm的PBGA封裝。 SN65LVCP114有3個端口;每個端口都是四路.SN65LVCP114的開關邏輯電路的每個通路可實現一個2:1 MUX,一個1:2 DEMUX,和獨立通路開關。此接收均衡可為每個端口進行獨立編程.SN65LVCP114在所有3個端口上支持本地環回。 特性 四路2:1多路復用器和1:2多路信號分離器 高達14.2Gbps串行數據速率的多速率運行 線性接收器均衡增加了判決反饋均衡器系統級上的容限 帶寬:18GHz,典型值 每路P /N對反轉 端口或者單路開關 低功率:每通道150mW,典型值 所...
發表于 10-16 10:08 ?
117次
閱讀
HD3SS3412A器件是一款高速無源開關,能夠切換四條差分通道,包括在電腦或服務器應用中從一個源分別到兩個目標位置的兩條完整PCI Express x1通道等應用。具有雙向功能的HD3SS3412A還支持一個目標設備與兩個源設備相連,例如兩個平臺共享一個外設.HD3SS3412A具有單個控制線(SEL引腳),可用于控制端口A與端口B或端口C間的信號路徑。 HD3SS3412A采用行業標準的42引腳WQFN封裝,采用多家供應商通用的尺寸。該器件需要在0°C至70oC的完全溫度范圍內由電壓為3.3V的單電源供電運行。 HD3SS3412A是通用的4通道高速多路復用器/多路信號分離器開關類型,可用于電路板上兩雖然HD3SS3412A專為PCI Express Gen III應用而設計,但也支持其它多種差模電壓...
發表于 10-16 10:08 ?
189次
閱讀
The TI XIO2213B is a PCIe to PCI translation bridge, where the PCI bus interface is internally connected to a 1394b open host controller/link-layer controller with a 3-port 1394b PHY. The PCIe to PCI translation bridge is fully compatible with the PCI Express to PCI/PCI-X Bridge Specification, Revision 1.0. Also, the bridge supports the standard PCI-to-PCI bridge programming model. The 1394b OHCI controller function is fully compatible with IEEE Std 1394b and the latest 1394 Open Host Controller Interface (OHCI) Specification. The XIO2213B simultaneously supports up to four posted write transactions, four nonposted transactions, and four completion transactions pending in each direction at any time. Each posted write data queue and completion data queue can store up to 8K bytes of data. The nonposted data queues can store up to 128 bytes of data. The PCIe interface supports a ×1 link operating at full...
發表于 10-16 10:08 ?
355次
閱讀
DS80PCI810是一款超低功耗高性能中繼器/轉接驅動器,專用于支持高速接口速率高達8Gbps的八個通道,例如PCIe 1代,2代和3代。接收器的連續時間線性均衡器(CTLE)后接一個線性輸出驅動器,可在4GHz(8Gbps)時提供2.7dB至9.5dB的可編程高頻增強功能。接收器能夠打開一個因碼間干擾(ISI)(由電路板跡線或銅質同軸電纜等互連介質引起)而完全關閉的輸入眼型狀態??删幊痰木饽軌蚩稍诨ミB通道內的實體布局方面實現最大限度的靈活性并提高通道的總體性能。 當在PCIe應用中運行時,DS80PCI810保留發射信號特性,從而使得主機控制器和端點能夠協商發射均衡器系數。這個鏈路協商協議的透明管理有助于實現系統級互用性并最大限度縮短延遲。 可通過引腳控制,軟件(SMBus或I2C)來輕松應用相關可編程設置,或者通過外部EEPROM直接加載設置。在EEPROM模式下,配置信息在加電時自動加載,這樣就免除了對于外部微控制器或軟件驅動程序的需要。 特性 每通道70mW(典型值)的低功耗,可選擇關閉不使用的通道 支持無縫鏈路協商 高級可配置信號調節I /O 4GHz時,接收高達約10dB的連續時間線性均衡器(CTLE) 線...
發表于 10-16 10:08 ?
176次
閱讀
SN75LVCP412A是一款雙通道,單通道SATA轉接驅動器和信號調理器,支持高達3.0 Gbps的數據速率,符合SATA規范2.6版。 SN75LVCP412A采用3.3 V單電源供電。集成100- 具有自偏置的線路終端使該器件適用于交流耦合。輸入包含一個OOB檢測器,可自動關閉差分輸出,同時保持穩定的輸出共模電壓,符合SATA鏈路。該器件還可根據SATA規范處理SSC傳輸。 SN75LVCP412A可處理輸入和輸出的互連損耗。內置發射機預加重功能能夠在較高頻率下施加0 dB或2.5 dB的相對放大,以應對預期的互連損耗。在接收端,器件采用7 dB的固定均衡來提升1.5 GHz附近的輸入頻率??偟膩碚f,器件的輸入均衡和輸出預加重功能可以在擴展電纜和背板通路上完全恢復SATA信號完整性。 該器件具有熱插拔功能(1)在 hot - 插入時防止設備損壞,例如異步信號插拔/拔出,無動力插拔/拔出,電源插拔/意外插拔/移除。 特性 支持SATA 1.5 Gbps和3.0 Gbps數據速率 SATA熱插拔功能 支持具有快速開啟的OOB信號的共模偏置 通道可選輸出預加重 7dB固定接收器均衡 集成終端 < li>自動低功耗模式下低功率...
發表于 10-16 10:08 ?
117次
閱讀
DS80PCI102是一款低功耗,1通道中繼器,具有4級輸入均衡功能,以及輸出去加重驅動器,可增強PCI的覆蓋范圍 - 在板對板或電纜互連中快速串行鏈路。該器件非常適合x1 PCI-Express配置,可自動檢測并適應Gen-1,Gen-2和Gen-3數據速率,便于系統升級。 DS80PCI102提供可編程發送功能強調(高達12 dB),發送VOD(高達1300 mVp-p)和接收均衡(高達36 dB),以便在有損銅纜(10米或更長)或背板(40英寸或40英寸)中實現更長距離傳輸更多)有多個連接器。接收器可以打開由于互連介質引入的符號間干擾(ISI)而完全關閉的輸入眼。 可通過引腳或軟件輕松應用可編程設置(SMBus /I 2 C),或者可以通過外部EEPROM加載。在EEPROM模式下工作時,配置信息會在上電時自動加載,無需外部微處理器或軟件驅動程序。 特性 全面的家庭,經過驗證的系統互操作性 DS80PCI102: x1 PCIe Gen-1,Gen-2和Gen-3 DS80PCI402:x4 PCIe Gen-1,Gen-2和Gen-3 DS80PCI800:x8 /x16 PCIe Gen-1,Gen-2和Gen-3 自動速率檢測和適應Gen-1,Gen-2和Gen-3速度 對Gen-3發送FIR的無縫支持握...
發表于 10-16 10:08 ?
191次
閱讀
XIO1100是PCI Express。符合PCI Express基本規范修訂版1.1的PHY,通過使用PCI Express的PHY接口中描述的接口的修改版本將PCI Express媒體訪問層(MAC)連接到PCI Express串行鏈路。英特爾公司的架構(也稱為PIPE接口)。 PIPE接口的這一修改版本在本數據手冊中稱為TI-PIPE接口。 TI-PIPE接口是引腳可配置的接口,可配置為16位或一個8位接口。 16位TI-PIPE接口是一個125 MHz 16位并行接口,帶有一個16位輸出總線(RXDATA),由RXCLK輸出提供時鐘時鐘和16位輸入總線(TXDATA),由TXCLK輸入時鐘提供時鐘。兩條總線均使用單數據速率(SDR)時鐘進行時鐘控制,其中數據轉換位于相關時鐘的上升沿。 8位TI-PIPE接口是250 MHz 8位并行接口采用由RXCLK輸出時鐘提供時鐘的8位輸出總線(RXDATA)和由TXCLK輸入時鐘提供時鐘的8位輸入總線(TXDATA)。兩條總線都使用雙倍數據速率(DDR)時鐘進行計時,其中數據轉換在時鐘的上升沿和下降沿。 XIO1100 PHY接口為2.5 Gbps PCI Express串行鏈路,帶有發送差分對(TXP和TXN)和接收差...
發表于 10-16 10:08 ?
276次
閱讀
XIO2001是一款單功能PCI Express到PCI轉換橋,完全符合 PCI Express到PCI /PCI-X橋接規范,修訂版1.0。對于下游流量,橋接器同時支持最多八個過帳和四個非過帳交易。對于上游流量,同時支持最多六個發布和四個非發布事務。 PCI Express接口完全符合 PCI Express Base Specification ,Revision 2.0。< /p> PCI Express接口支持在每個方向同時以250 MB /s的完整數據包吞吐量運行的×1鏈路。此外,該橋還支持高級錯誤報告,包括 PCI Express Base Specification 中定義的擴展CRC(ECRC)。需要補充固件或軟件才能完全使用這兩種功能。 特性 全×1 PCI Express?吞吐量 完全符合 PCI Express至PCI /PCI-X < br>網橋規范,修訂版1.0 完全符合 PCI Express Base規范,修訂版2.0 完全符合 PCI本地總線規范,修訂版2.3 PCI Express高級錯誤報告功能包括ECRC支持 支持D1,D2,D3 熱和D3 冷 當PCI Express上的數據包活動處于空閑狀態時,使用活動狀態鏈路電源管理可以節省電力L0和L1狀態 喚醒事件和信標支持 包含PCI Express數據的錯誤轉發中毒和PCI總線奇...
發表于 10-16 10:08 ?
663次
閱讀
DS64BR401是一款四通道雙向信號調理中繼器,適用于6.0 /3.0 /1.5 Gbps SATA /SAS和其他具有數據速率的高速總線應用高達6.4 Gbps。該器件在其8個通道中的每個通道上執行接收均衡和發送去加重,以補償通道損耗,從而實現系統內物理放置的最大靈活性。接收器的連續時間線性均衡器(CTLE)在3 GHz時提供高達+33 dB的提升,并且能夠打開由于互連介質引起的符號間干擾(ISI)而完全關閉的輸入眼。該發送器具有可編程輸出去加重驅動器,允許從600 mVp-p到1200 mVp-p中選擇幅度電壓電平,以適應多種應用場景。這款低功耗差分信號(LPDS)輸出驅動器是一種高功效實現,可保持與AC耦合CML接收器的兼容性??赏ㄟ^引腳設置或SMBus接口應用可編程設置。 為了實現從SAS /SATA 3.0 Gbps到6.0 Gbps數據速率的無縫升級而不影響物理覆蓋范圍,DS64BR401會自動檢測傳入數據速率并選擇最佳去加重脈沖寬度。該器件檢測SAS /SATA規范的帶外(OOB)空閑和有效信號,并以最小的信號失真通過。 典型功耗為200 mW /lane(100 mW) DS64BR401是6.4 Gbps,控制關閉未使用的通道,是德州儀器PowerWise系列節能設備的一部分。...
發表于 10-16 10:08 ?
243次
閱讀
DS50PCI401是一款低功耗,4通道雙向緩沖器/均衡器,專為PCI Express Gen1和Gen2應用而設計。該器件執行接收均衡和發送去加重,允許系統內物理放置的最大靈活性。接收器能夠打開由于互連介質引起的符號間干擾(ISI)而完全閉合的輸入眼。 用戶可以根據DS50PCI401到PCI Express端點的距離設置發送器去加重等級。 DS50PCI401包含PCI Express特定功能,如發送空閑,RX檢測和信標信號通過。 器件將根據RXDETA /B輸入檢測的狀態改變其輸入引腳的負載阻抗。包括內部速率檢測電路以檢測輸入數據流是否處于Gen2數據速率,并相應地調整對其輸出的去加重。該設備提供的信號調節允許系統從Gen1數據速率升級到Gen2,而不會降低其物理范圍。 FR4應用(如背板)以及電纜互連都是如此。 特性 輸入和輸出信號調節增加了背板和電纜中的PCIe范圍 0.09 UI在5Gbps后殘留確定性抖動42 “FR4(帶輸入均衡器)” 0.11 PCIe電纜(帶輸入均衡器)后5Gbps剩余確定性抖動的UI 0.09 UI殘余確定性抖動,5Gbps,28 “FR4(帶輸出DE) 0.13 UI 5Gbps剩余確定性抖動,7m PCIe電纜(帶輸出DE) 可調發送VO...
發表于 10-16 10:08 ?
113次
閱讀
DS50PCI402是一款低功耗,4通道雙向緩沖器/均衡器,專為PCI Express Gen1和Gen2應用而設計。該器件執行接收均衡和發送去加重,允許系統內物理放置的最大靈活性。接收器能夠打開由于互連介質引起的符號間干擾(ISI)而完全閉合的輸入眼。 用戶可以根據DS50PCI402到PCI Express端點的距離設置發送器去加重級別。 DS50PCI402包含PCI Express特定功能,如發送空閑,RX檢測和信標信號通過。 該器件提供自動接收檢測電路,用于控制輸入終端阻抗。通過將輸出上看到的當前負載阻抗自動反映回相應的輸入,DS50PCI402對PCIe根復合體和端點都完全透明。包括內部速率檢測電路以檢測輸入數據流是否處于Gen2數據速率,并相應地調整對其輸出的去加重。該設備提供的信號調節允許系統從Gen1數據速率升級到Gen2,而不會降低其物理范圍。 FR4應用(如背板)以及電纜互連都是如此。 特性 輸入和輸出信號調節增加了背板和電纜中的PCIe范圍 0.09 UI在5Gbps后殘留確定性抖動42 “FR4(帶輸入均衡器)” 0.11 PCIe電纜(帶輸入均衡器)后5Gbps剩余確定性抖動的UI 0.09 UI殘余確定性抖動,5Gbps,28 “FR4(...
發表于 10-16 10:08 ?
183次
閱讀
SN75LVCP600是一款多功能單通道SATA Express信號調理器,支持高達6 Gbps的數據速率。該器件支持SATA Gen1,2和3規格以及PCIe 1.0,2.0和3.0。 SN75LVCP600采用3.3V單電源供電,具有100Ω線路終端,具有自偏置功能,使該器件適用于交流耦合。輸入包含一個帶外(OOB)檢測器,當輸入差分電壓低于閾值時,該檢測器自動對輸出進行輸出,同時保持非常穩定的共模電壓。該器件還設計用于處理每個SATA標準的擴頻時鐘(SSC)傳輸。 SN75LVCP600通過可選擇的均衡設置處理其輸入端的互連損耗,可對其進行編程以匹配通道中的損耗。對于3 Gbps及更低的數據速率,SN75LVCP600均衡信號,最大可達50英寸FR4板材。對于8 Gbps的數據速率,該器件可補償高達40 in的FR4材料。均衡電平由信號控制引腳EQ的設置控制。 可以在發送側選擇兩個去加重電平,在輸出端提供0 dB或1.2 dB的額外高頻損耗補償。 該設備具有熱插拔功能(1)可防止設備 hot 插入設備,例如異步信號插頭和拔出,無動力插拔,電源插拔,或意外插拔。 (1)需要在差分輸入和輸出端使用交流耦合電容。 特性 SATA Express支持 可選擇的均衡和去加...
發表于 10-16 10:08 ?
193次
閱讀
DS80PCI402是一款低功耗,4通道中繼器,具有4級輸入均衡功能,以及輸出去加重驅動器,可增強PCI的覆蓋范圍 - 在板對板或電纜互連中快速串行鏈路。該器件非常適合x4(或更低)PCI-Express配置,并可自動檢測并適應Gen-1,Gen-2和Gen-3數據速率,以便于系統升級。 DS80PCI402提供可編程發送去加重(最高12 dB),發送VOD(最高1300 mVp-p)和接收均衡(最高36 dB),以便在有損銅纜(10米或更長)或背板中實現更長距離傳輸(40英寸或更大)帶有多個連接器。接收器可以打開由于互連介質引入的符號間干擾(ISI)而完全關閉的輸入眼。 可通過引腳或軟件輕松應用可編程設置(SMBus /I 2 C),或者可以通過外部EEPROM加載。在EEPROM模式下工作時,配置信息會在上電時自動加載,無需外部微處理器或軟件驅動程序。 特性 全面的系列,經過驗證的系統互操作性 DS80PCI102:x1 PCIe Gen-1,Gen-2和Gen -3 DS80PCI402 :x4 PCIe Gen-1,Gen-2和Gen-3 DS80PCI800:x8 /x16 PCIe Gen-1,Gen-2和Gen-3 自動速率檢測和適應Gen-1,Gen-2和Gen-3速度 無縫支持Gen-3發送FIR...
發表于 10-16 10:08 ?
262次
閱讀
德州儀器XIO3130交換機是PCI Express×1 3端口扇出交換機。 XIO3130提供單個×1上行端口,同時支持每個方向的完整250 MB /s數據包吞吐量。提供三個可獨立配置的×1下游端口,同時支持每個方向的完整250 MB /s數據包吞吐量。 實現直通架構,以減少與通過PCI傳輸的數據包相關的延遲快遞面料。一旦在進入入口端口的分組的報頭內解碼地址或路由信息,該分組就被引導到出口端口以進行轉發。在出口數據包傳輸開始后檢測到數據包錯誤的情況下,支持使用EDB成幀信號的數據包中毒。 下游端口可配置為支持PCI熱插拔插槽實現。在這種情況下,系統設計人員可能決定使用集成的PCI熱插拔兼容控制器。此功能可通過PCI Express功能結構下的經典PCI配置空間獲得。啟用后,下游端口提供PCI熱插拔標準機制,以應用和斷開插槽或插槽的電源。 電源管理功能包括活動狀態電源管理,PME機制,信標/喚醒協議,和所有傳統的PCI D狀態。啟用ASPM時,每個鏈路在空閑時使用L0和L1狀態自動節省功耗。支持PME消息以及PME_Turn_Off /PME_TO_Ack協議。 啟用時,上游端口支持信標傳輸以及 WAKE 端帶有信號以通過PCI熱插拔事件喚醒...
發表于 10-16 10:08 ?
308次
閱讀
DS64BR111是一款極低功耗,高性能的雙通道中繼器,適用于數據速率高達6.4 Gbps的串行鏈路。 DS64BR111引腳配置為一個雙向通道(一個發送,一個接收通道)。 DS64BR111具有強大的4級連續時間線性均衡器(CTLE),可提供高達+25 dB的增強在3.2 GHz時打開一個輸入眼,由于互連介質(如FR-4背板或AWG-30電纜)引起的符號間干擾(ISI)而完全關閉。該發送器具有可編程輸出去加重驅動器,最高可達-12 dB,允許從700 mVp-p到1200 mVp-p中選擇幅度電壓電平,以適應多種應用場景。 可通過引腳設置,SMBus(I2C)協議或外部EEPROM應用可編程設置。在EEPROM模式下工作時,配置信息會在上電時自動加載 - 這樣就不需要外部微處理器或軟件驅動程序。 作為TI PowerWise系列節能設備的一部分,DS64BR111僅消耗功率65 mW /通道(典型值),允許選項關閉未使用的通道。這種超低功耗消除了對外部散熱器的需求,簡化了有源電纜應用中的熱管理。 特性 雙通道中繼器,最高6.4 Gbps DS64BR111:1x雙向通道 低功耗65mW /通道(典型值),可選擇關閉未使用的通道 高級信號調理功能 接收均衡,最高+25 dB 發送去...
發表于 10-16 10:08 ?
369次
閱讀
德州儀器PCI2050B PCI-to-PCI橋接器提供兩條外圍組件互連(PCI)總線之間的高性能連接路徑,工作在最大總線頻率為66兆赫。事務發生在一個主設備和另一個PCI總線上的目標之間,PCI2050B網橋允許橋接事務在兩個總線上同時發生。網橋支持突發模式傳輸以最大化數據吞吐量,并且通過網橋的兩條總線流量路徑獨立運行。 PCI2050B網橋符合 PCI本地總線規范,并且通過創建分層總線,可以用來克服每個PCI總線10個設備和每個擴展槽一個PCI設備的電氣負載限制。 PCI2050B為多達9個輔助總線主控制器提供雙層內部仲裁,并可通過外部總線仲裁器實現。 CompactPCI?熱插拔擴展PCI功能使PCI2050B橋接器成為多功能的理想解決方案緊湊型PCI卡,并使單功能卡適應熱插拔合規性。 PCI2050B橋接器符合 PCI-to-PCI橋接規范(修訂版1.1)。 PCI2050B橋接器符合 PCI總線電源管理接口規范(修訂版1.1)。 PCI2050B橋接器旨在引領行業節能和數據吞吐量。先進的CMOS工藝可在低至66 MHz的PCI時鐘速率下實現低系統功耗。 特性 兩條32位,66 MHz PCI總線 3.3 V核心邏輯,兼容通用PCI接口>具有3...
發表于 10-16 10:08 ?
481次
閱讀
SN65LVPE504是一款四通道半通道PCIe轉接驅動器和信號調理器,支持高達5.0Gbps的數據速率。該器件符合PCIe規范修訂版2.1,支持電氣空閑和電源管理模式。 可編程均衡器,去加重和幅度擺幅 SN65LVPE504是旨在最大限度地減少信號衰減效應,如串擾和符號間干擾(ISI),限制兩個設備之間的互連距離。每個通道的輸入級提供可選的均衡設置,可對其進行編程以匹配通道中的損耗。差分輸出提供可選擇的去加重,以補償PCIe信號將經歷的預期失真。所有4個通道的均衡和去加重電平均由信號控制引腳EQ,DE和OS的設置控制。 有關EQ,DE和OS設置的詳細信息,請參見表1. < /DIV> 特性 4個相同的通道PCIe均衡器/轉接驅動器 支持PCIe第一代(2.5Gbps)和第二代(5.0) Gbps)速度 可選均衡,去加重和輸出擺幅 每通道接收檢測(通道檢測) 可選接收器電氣空閑閾值控制 低工作功耗模式 支持三種低功耗模式,使功耗降低80% 卓越的抖動和損耗補償能夠在FR4上使用50英寸4密耳SL 小尺寸打印 - 42針9×3.5 TQFN封裝 高抗ESD瞬態保護 HBM:6,000 V CDM:1,000 V MM:200 V 應用程序 PC MB,...
發表于 10-16 10:08 ?
300次
閱讀
德州儀器PCI2060是一款32位異步PCI-to-PCI橋接器,完全符合 PCI本地總線規范< /em>,Revision 2.3和 PCI-to-PCI Bridge Specification ,Revision 1.1。 PCI2060橋接器可使主要和次要總線時鐘完全異步,并支持高達66 MHz的PCI時鐘頻率。 PCI2060橋接架構可配置用于 PCI總線電源接口規范。它可以配置為支持1.0版或1.1版。通過使用1.8 V核心邏輯以及兼容3.3 V和5 V PCI信令環境的通用PCI接口,可實現節能。 PCI2060橋接器允許主要和次要總線同時運行。它為每個方向提供獨立的讀寫緩沖區,并利用流水線架構進行突發數據傳輸。 PCI2060橋接器可以克服每個PCI總線10個設備和每個擴展一個PCI設備的電氣負載限制通過創建分層總線插槽。添加到系統的每個PCI2060橋都會創建一個新的PCI總線。 PCI2060橋接器為多達9個輔助總線主控制器提供雙層內部仲裁,并可通過外部仲裁器實現。 PCI2060橋接器提供符合的CompactPCI熱插拔支持PICMG CompactPCI熱插拔規范,修訂版1.0。 特性 完全支持 PCI本地總線規范,修訂版2.3 完全支持 PCI -to-PCI橋規范,修訂版1.1 完全支持高級...
發表于 10-16 10:08 ?
998次
閱讀
德州儀器PCI2250 PCI-to-PCI橋接器在兩個外圍組件互連(PCI)總線之間提供高性能連接路徑。事務發生在一條PCI總線上的主機和另一條PCI總線上的目標之間,PCI2250允許橋接事務在兩條總線上同時發生。網橋支持突發模式傳輸以最大化數據吞吐量,并且通過網橋的兩條總線流量路徑獨立運行。 PCI2250橋接器符合PCI本地總線規范,可用于通過創建分層總線來克服每個PCI總線10個設備和每個擴展槽一個PCI設備的電氣負載限制。 PCI2250為多達四個輔助總線主控制器提供雙層內部仲裁,并可通過外部輔助PCI總線仲裁器實現。 PCI2250提供緊湊型PCI(CPCI)熱插拔擴展功能,使其成為多功能緊湊型PCI卡的理想解決方案,并使單功能卡適應熱插拔合規性。 PCI2250橋接器符合PCI-to-PCI橋接規范。它可以配置為主接口上的正解碼或減法解碼,并提供幾個額外的解碼選項,使其成為定制PCI應用的理想橋接。包括兩個擴展窗口,PCI2250提供串行和并行端口地址的解碼。 PCI2250符合PCI電源管理接口規范修訂版1.0和1.1。此外,PCI2250還為低功耗移動和對接應用提供PCI CLKRUN橋接支持。 PCI2250旨...
發表于 10-16 10:08 ?
302次
閱讀
DS80PCI800是一款低功耗,8通道中繼器,具有4級輸入均衡功能,以及輸出去加重驅動器,可增強PCI的覆蓋范圍 - 在板對板或電纜互連中快速串行鏈路。該器件非常適用于更高密度的x8和x16 PCI-Express配置,并可自動檢測并適應Gen-1,Gen-2和Gen-3數據速率,以便于系統升級。 DS80PCI800提供可編程發送去加重(高達12 dB),發送VOD(高達1300 mVp-p)和接收均衡(高達36 dB),以便在有損銅纜(10米或更長)或背板中實現更長距離傳輸( 40英寸或更大)帶有多個連接器。接收器可以打開由于互連介質引入的符號間干擾(ISI)而完全關閉的輸入眼。 可通過引腳或軟件輕松應用可編程設置(SMBus /I 2 C),或者可以通過外部EEPROM加載。在EEPROM模式下工作時,配置信息會在上電時自動加載,無需外部微處理器或軟件驅動程序。 特性 全面的系列,經過驗證的系統互操作性 DS80PCI102:x1 PCIe Gen-1,Gen-2和Gen -3 DS80PCI402:x4 PCIe Gen-1,Gen-2和Gen-3 DS80PCI800 :x8 /x16 PCIe Gen-1,Gen-2和Gen-3 自動速率檢測和適應Gen-1/2/3速度 無縫支持Gen-3發送FIR握...
發表于 10-16 10:08 ?
449次
閱讀
評論